W25Q256FVEIG : CI DE mémoire FLASH - NOR 256 Mbit SPI - quadruple E/S, QPI 104 MHz 8-WSON (8x6)
MFR. N° de pièce : W25Q256FVEIG
MFR. : WINBOND
Fiche technique :
(envoyez-nous un e-mail ou discutez-nous pour un fichier PDF)
État ROHS :
Qualité: 100% original
Garantie : UN AN
Type de mémoire
|
Non volatile
|
|
Format de mémoire
|
FLASH
|
|
Technologie
|
FLASH - NI
|
|
Taille de la mémoire
|
256 Mbit
|
|
Organisation de la mémoire
|
32M x 8
|
|
Interface mémoire
|
SPI - QUADRUPLE E/S, QPI
|
|
Fréquence d'horloge
|
104 MHz
|
|
Durée du cycle d'écriture - Word, page
|
50 µs, 3 ms.
|
|
Tension - alimentation
|
2,7 V ~ 3,6 V.
|
|
Température de fonctionnement
|
-40°C ~ 85°C (TA)
|
|
Type de montage
|
Montage en surface
|
|
Emballage/caisse
|
8-coussin exposé WDFN
|
|
Package de périphérique fournisseur
|
8-WSON (8 x 6)
|
|
Numéro de produit de base
|
W25Q256
|
La mémoire Flash série W25Q256FV (256 Mo-bits) constitue une solution de stockage pour les systèmes dont l'espace, les broches et la puissance sont limités. La série 25Q offre une flexibilité et des performances bien supérieures aux périphériques Flash série ordinaires. Ils sont parfaits pour l'observation de code sur la RAM, l'exécution de code directement à partir de Dual/Quad SPI (XIP) et le stockage de voix, de texte et de données. Le dispositif fonctionne sur une seule alimentation de 2,7 V à 3,6 V avec une consommation de courant aussi faible que 4 mA active et 1 µA pour la mise hors tension. Tous les périphériques sont disponibles dans des boîtiers à encombrement réduit. La baie W25Q256FV est organisée en 131,072 pages programmables de 256 octets chacune. Jusqu'à 256 octets peuvent être programmés à la fois. Les pages peuvent être effacées par groupes de 16 (effacement de secteur de 4 Ko), par groupes de 128 (effacement de bloc de 32 Ko), par groupes de 256 (effacement de bloc de 64 Ko) ou par la puce entière (effacement de puce). Le W25Q256FV possède respectivement 8,192 secteurs effaçables et 512 blocs effaçables. Les petits secteurs de 4 Ko offrent une plus grande flexibilité dans les applications qui nécessitent le stockage des données et des paramètres. (Voir la figure 2.) Le W25Q256FV prend en charge l'interface périphérique série (SPI) standard, l'interface périphérique SPI double/quadruple ainsi que l'interface périphérique quadruple cycle d'instruction à 2 horloges : horloge série, sélection de puce, E/S de données série (DI), E/S 1 (DO), E/S (/WP) et E/O3 (/HOLD). Les fréquences d'horloge SPI jusqu'à 104 MHz sont prises en charge, ce qui permet des fréquences d'horloge équivalentes de 208 MHz (104 MHz x 2) pour les E/S doubles et de 416 MHz (104 MHz x 4) pour les E/S quadruples lors de l'utilisation des instructions d'E/S doubles/quadruples à lecture rapide. Ces vitesses de transfert peuvent dépasser les mémoires Flash parallèles 8 et 16 bits standard. Le mode de lecture continue permet un accès efficace à la mémoire avec seulement 8 horloges de surcharge d'instructions pour lire une adresse de 24 bits, permettant un véritable fonctionnement XIP (exécution en place). Une goupille de maintien, une goupille de protection en écriture et une protection en écriture programmable, avec contrôle de la baie supérieur ou inférieur, offrent une plus grande flexibilité de contrôle. En outre, le périphérique prend en charge le fabricant et l'ID de périphérique standard JEDEC ainsi que le registre SFDP, un numéro de série unique de 64 bits et trois registres de sécurité de 256 octets.
Remarque :